Type de contrat : Freelance
Localisation : Ille-et-Vilaine
Entreprise : Cadence Design Systems
Fonction : Commercial - Vente
Publiée le 05/02/2026
Expérience souhaitée : Moins de 1 an
Niveau d'études souhaité : Aucun diplôme
At Cadence, we hire and develop leaders and innovators who want to make an impact on the world of technology.
Cadence is a pivotal leader in electronic design, building upon more than 30 years of computational software expertise. The company applies its underlying Intelligent System Design strategy to deliver software, hardware and IP that turn design concepts into reality.
Cadence customers are the world's most innovative companies, delivering extraordinary electronic products from chips to boards to systems for the most dynamic market applications including consumer, hyperscale computing, 5G communications, automotive, aerospace industrial and health.
At Cadence, we hire and develop leaders and innovators who want to make an impact on the world of technology.
Job Title: Internship - Hardware verification of FPGA prototype
Location: Cesson-Sévigné, France
Reports to: Sr Design Engineering Manager
Job Overview:
Our team designs and validates a complex secure hardware system for different markets.
To support software development and early system validation, we develop an FPGA-based prototype that closely mirrors the final hardware.
In order to ensure usability for software teams, this FPGA prototype must be properly validated and automatically tested.
The goal of this internship is to design, implement, and automate a validation solution for an FPGA prototype used in secure hardware development.
You will work at the intersection of hardware, software, and automation, and contribute to a solution that will be used by multiple engineering teams.
Job Responsibilities:
Educational background: Currently pursuing a degree Computer Engineering, Electrical Engineering, Embedded Systems, or a related field, with a strong focus on digital design and hardware architectures.
Experience: Previous experience with hardware description languages (VHDL, Verilog/SystemVerilog) and Python-based test automation in a Linux environment. Familiar with system-level verification and synthesis flows using tools such as QuestaSim, Xcelium, or FPGA platforms. Exposure to ASIC design flows is a plus.
Languages: Proficiency in English and French, both written and spoken.
Technical skills:
Additional Skills/Preferences:
Cadence is committed to equal employment opportunity and employment equity throughout all levels of the organization. We strive to attract a qualified and diverse candidate pool and encourage diversity and inclusion in the workplace.
Version Française :
Cadence est un leader clé dans le domaine de la conception électronique, s'appuyant sur plus de 30 ans d'expertise en computational software. L'entreprise applique sa stratégie fondamentale d'Intelligent System Design afin de fournir des logiciels, du hardware et des blocs d'IP qui transforment les concepts de conception en réalité.
Les clients de Cadence comptent parmi les entreprises les plus innovantes au monde. Elles conçoivent et commercialisent des produits électroniques d'exception, allant des puces aux cartes, jusqu'aux systèmes complets, pour les applications de marché les plus dynamiques, notamment les produits grand public, l'informatique hyperscale, les communications 5G, l'automobile, l'aérospatiale, l'industrie et la santé.
Chez Cadence, nous recrutons et développons des leaders et des innovateurs qui souhaitent avoir un impact sur le monde de la technologie.
Intitulé : Internship - Hardware verification of FPGA prototype
Localisation : Cesson-Sévigné, France
Rattachement hiérarchique : Sr Design Engineering Manager
Présentation du poste :
Notre équipe conçoit et valide un bloc matériel sécurisé complexe à destination de différents marchés.
Afin de faciliter le développement logiciel et la validation système en amont, nous développons un prototype FPGA, représentatif du hardware final.
Pour garantir le bon fonctionnement de ce prototype FPGA, il est nécessaire de mettre en place une méthode de validation facilement maintenable et déployable.
L'objectif de ce stage est de créer un outil permettant de valider le prototype FPGA d'un bloc matériel sécurisé.
Ce stage intervient au carrefour entre le matériel, le logiciel et l'automatisation. Il contribuera à une solution utile pour plusieurs équipes d'ingénierie.
Responsabilités du poste :
Formation : Actuellement en formation en informatique, génie électrique, systèmes embarqués ou dans un domaine connexe, avec une forte orientation vers la conception numérique et les architectures matérielles.
Expérience : Une première expérience avec les langages de description matérielle (VHDL, Verilog/SystemVerilog) ainsi qu'avec l'automatisation de tests en Python dans un environnement Linux. Connaissance des flux de vérification au niveau système et de synthèse à l'aide d'outils tels que QuestaSim, Xcelium ou de plateformes FPGA. Une exposition aux flux de conception ASIC constitue un atout.
Langues : Maîtrise de l'anglais et du français, à l'oral comme à l'écrit.
Compétences Techniques :
Compétences supplémentaires / Préférences:
Cadence s'engage en faveur de l'égalité des chances et de l'équité en matière d'emploi à tous les niveaux de l'organisation. Nous nous efforçons d'attirer un vivier de candidats qualifiés et diversifiés et de promouvoir la diversité et l'inclusion sur le lieu de travail.
We're doing work that matters. Help us solve what others can't. Je postule directement sur le site de l'entreprise